T字拖的设计

T型触发器也被称为“切换触发器”。为了避免SR触发器出现中间状态,我们应该只给触发器提供一个输入,称为触发输入或拨动输入(T),然后拨动触发器充当拨动开关。切换意味着“更改下一个状态输出以补充当前状态输出”。

我们可以通过对JK型触发器做一些简单的修改来设计T型触发器。T触发器是一种单输入设备,因此通过将J和K输入连接在一起,并给它们一个称为T的单输入,我们可以将JK触发器转换为T触发器。因此,T触发器有时被称为单输入JK触发器。

T型触发器的逻辑符号如下所示。它有一个切换输入(T)和一个时钟信号输入(CLK)。
T字触发器的符号

回到顶部

T触发器电路

我们可以用下列任何一种方法构造一个T型触发器。

在SR触发器中,将输出反馈连接到输入。
连接T输入的异或和Q PREVIOUS输出到Data输入,在D触发器中。
在JK触发器中,将J和K输入硬连接在一起并连接到T输入。

建设

我们可以通过连接AND门作为NOR门SR锁存的输入来构造一个T触发器。这些与门输入通过当前状态输出Q及其补充Q '反馈到每个与门。一个切换输入(T)作为输入共同连接到和闸。与门也与公共时钟(CLK)信号连接。在T触发器中,提供一个窄触发器脉冲串作为输入(T),它将导致触发器输出状态的改变。所以这些人字拖也被称为Toggle人字拖。由SR锁存器构造的T型触发器的电路图如下所示

使用SR锁存器的T触发器电路图

类似地,可以通过修改D触发器来构造T触发器。在D触发器中,输出QPREV与T输入xoror并在D输入处给定。由D触发器构造的T触发器电路如下所示。

使用D触发器的T触发器逻辑图

D触发器的最简单结构是JK触发器。JK触发器的J输入和K输入连接在一起并具有T输入。由JK触发器构造的T触发器的逻辑电路如下所示。

使用JK触发器的T触发器电路图

回到顶部

工作

T触发器是一种边缘触发装置,即提供作为输入的窄触发器的时钟信号上的低到高或高到低的转换将导致触发器输出状态的变化。

T型触发器的真值表

T型触发器的真值表如下所示。

tff

如前所述,T触发器是一种边缘触发装置。例如,考虑如下所示的由NAND SR闩锁构成的T型触发器。

从NAND SR插销的T触发器

如果输出Q = 0,则上NAND门处于使能状态,下NAND门处于禁用状态。这允许触发器传递S个输入,使触发器处于SET状态,即Q = 1。

如果输出Q = 1,则上NAND门处于禁用状态,下NAND门处于启用状态。这允许触发器通过R输入使触发器处于RESET状态,即Q =0。

简单地说,T型触发器的操作是

当T输入较低时,则T触发器的下一个状态与当前状态相同。

  • T = 0,当前状态= 0,那么下一个状态= 0
  • T = 1,当前状态= 1下一个状态= 1

当T输入很高并且在时钟信号的正过渡期间,T触发器的下一个状态是当前状态的倒数。

  • T = 1,当前状态= 0,下一个状态= 1
  • T = 1,当前状态= 1,下一个状态= 0

当每个传入触发器交替改变设置和重置输入时,触发器切换。因此,要完成一个完整的波形输出周期,它需要两个触发器。这意味着T触发器产生的输出恰好是输入频率的一半。因此,T字拖将充当“分频电路”。

T型触发器的主要缺点是,只有当已知触发器的前一个状态时,才知道触发器在施加触发器脉冲时的状态。

一般来说,T型触发器不能作为ic使用。因此可以用JK触发器、SR触发器和D触发器来构造它们。由JK触发器制成的T触发器的符号如下所示。

T型触发器使用JK型触发器

回到顶部

应用程序

  • 分频电路。
  • 2位并行负载寄存器。
分频电路

通过将互补输出Q '反馈到T输入,T触发器可以用作分频电路。

使用T触发器的分频器的逻辑符号如下所示。

使用T型触发器的分频器
使用T型触发器的2位并行负载寄存器

我们使用寄存器和移位寄存器来存储数据。但是对于寄存器之类的内存元素来说,大小总是一个主要的问题。因此,我们使用2位并行负载寄存器代替4位并行负载寄存器。

设计并行加载寄存器时要考虑两种操作:保存数据和并行加载数据。

为了保持T触发器的输出,输入T应该为0。

平行负载是比较困难的部分。并行负载意味着在触发器的输出处得到X的值。为了做到这一点,我们对X输入和当前状态输出进行异或,并将其交给2对1的MUX。MUX的另一个输入是常量0(逻辑低)。MUX的输出端连接到T触发器的输入端。因为它是一个2位寄存器,所以需要两个这样的组合。2位并行负载寄存器的电路如下所示。

使用T触发器的2位并行负载寄存器

回到顶部

留下一个回复

您的电邮地址将不会公布。必填项已标记