逻辑门概论

在本教程中,我们将简要介绍逻辑门。我们将在TTL电路,CMOS电路中看到不同的逻辑电路,一些简单的逻辑门,如,而不是NAND和等。

逻辑门概论

逻辑门是数字电子的核心。栅极是一种电子设备,用于计算两个值信号上的功能。逻辑门是数字电路的基本构建块。

基本上,所有逻辑门都有一个输出和两个输入。没有门或逆变器的一些逻辑门仅具有一个输入和一个输出。逻辑门的输入旨在通过接收电压输入仅接收二进制数据(仅限0或高1)。

低逻辑电平表示零伏,高逻辑电平代表3或5伏正电源电压。

我们可以连接任意数量的逻辑门来设计所需的数字电路。在实际应用中,我们在集成电路中实现了大量的逻辑门,从而节省了大量逻辑门所占用的物理空间。我们也可以使用集成电路(IC)在高速下执行复杂的操作。

通过组合逻辑门,我们可以设计许多特定电路,如触发器,锁存器,多路复用器,移位寄存器等。

数字逻辑级别

逻辑电平定义为信号的特定状态或电压。我们知道0和1是逻辑门的两种状态。逻辑级别0和1分别被称为LOW和HIGH。在数字电子学中,这些二进制逻辑层在数据存储、数据传输中起着至关重要的作用。

通常这些逻辑级别可以理解为ON和OFF状态。正如我们前面所说的,逻辑电平是由电源电压引入到逻辑门的。如果逻辑门的电源电压为0伏,则为低逻辑电平或OFF状态。

类似地,如果逻辑门的电源电压为5伏或3.3伏(用于现代IC),则它是指高逻辑电平或状态。制造商将遵循TTL或晶体管 - 晶体管逻辑作为标准电压电平,同时设计IC。

什么是主动高和主动低?

我们可以在集成电路和微控制器中看到有源高输入和有源低输入引脚。你知道他们真正的意思吗?他们只是向我们描述了pin是如何被激活的。

这意味着有源低引脚必须连接到低逻辑电平或地。同样,有源高引脚必须连接到高逻辑电平或5伏或3.3伏。

让我们以简单的方式了解这一点。当我们看到移位寄存器IC中的使能引脚CE时,没有任何行(栏),我们将其连接到有效的低输入即接地0伏特。否则,如果我们看到它的直接引脚,它为(CE)̅,我们将其连接到有效的高输入I.至3.3或5伏供应,以便启用PIN。

TTL逻辑级别

TTL逻辑级是大多数逻辑器件的标准逻辑级。TTL表示晶体管-晶体管逻辑。晶体管是电子控制的开关。逻辑族的电压等级是

voh - min。高信号的输出电压电平

卷- max。输出电压电平为低信号

VIH:对于高信号器件所考虑的最小输入电压水平

vil - max。用于低信号的设备的输入电压电平

1

如果我们观察TTL逻辑电平,我们可以观察到输出的最低高电压电平是2.7伏。这意味着,当设备驱动高电压时,电压应至少为2.7伏。

类似地,输入的最小高电压电平是2伏。所以大于2伏的电压被认为是逻辑1,对TTL设备。0.8伏到2伏之间的电压称为噪声裕度。

同样,输出的最大LOW电压电平是0.4伏。这意味着,当器件驱动高电压时,电压应小于0.4伏。同样,输入的最大低压电平是0.8伏。

所以小于0伏的电压被认为是逻辑0,对TTL设备来说。所以当逻辑器件的电压在0.8 V到2v之间时,器件的逻辑电平会在高电平和低电平之间变化。这种情况被称为“浮动”。

TTL器件输入输出公差的另一种方法是

2

CMOS逻辑水平

CMOS逻辑器件也被称为3.3伏器件,因为CMOS器件的最大电压水平为3.3 V。这是一项先进的技术,将运行设备在低电源(3.3 V而不是5 V)。

3.

我们通常使用5V器件(TTL兼容)来设计逻辑门,所以这些CMOS器件被用来与TTL器件接口。CMOS设备可以与任何TTL设备接口,它们不需要任何额外的组件。

例如,CMOS器件的高逻辑电平(1)的最小值为2.4V。因此,该设备可以用TTL器件解释,其具有逻辑(V¬iH)1的最小输入电压为2 V.

但是,在将TTL连接到CMOS设备(3.3 V和5 V)之前,我们需要检查3.3 V设备是否允许5 V。因为当我们提供高于3.6 V的电压时,许多会永久地导致芯片损坏。我们可以使用分压电路或逻辑电平移位器来控制5v电压信号。

回到顶部

噪音边缘

逻辑电平的噪声裕度定义为逻辑门的高输入的最大低电压(VIL max)和低输入的最大电压(VIL min)之间的电压差。噪声裕度也被定义为电压信号超过准确的高或准确的低阈值水平的量。

让我们用一个例子清楚地理解这一点。当逻辑电路在0伏和1.2伏之间改变时,任何电压低于0.2伏,认为为0. .. 0上高于1伏的任何电压被认为是高于I. 1。

CMOS逻辑器件比TTL逻辑器件具有更高的噪声水平或噪声裕度,因为其高逻辑的最小输出电压(VOH min)更接近电源电压,而低逻辑的最大输出电压(VOL max)接近0。所以噪声电平是逻辑电路所能承受的最大噪声量。

如果我们施加某些噪声水平的电压,我们肯定不会知道电路是否会响应。噪声水平是由电源电压波动等电源电压波动和其他导体引起的不需要的电压电平。

电路所能容忍的噪声水平称为“噪声抗扰度”或“噪声裕度”。对于TTL器件,输出电压的容限范围大于输入电压的容限范围。

简单二极管逻辑门

二极管可以起到开关的作用,因此它们被用于数字逻辑操作和开关。对于低和高阻抗状态,二极管将工作在正向偏置和反向偏置。

二极管将仅在一个方向(正向偏压)中进行,并且在反向偏压条件下保持封闭。所以它表现得像一个开关。现在让我们看看一些简单的二极管逻辑门,它是通过仅使用二极管和电阻构造的。

或门

由两个二极管设计的简单OR门如下图所示。两个二极管给这个电路输入。在此,逻辑高(1)由+5伏表示,逻辑低(0)由0伏或地表示。

在下面的电路中,两个输入保持未连接,因此输出为0即逻辑低。

如果两个输入中的任何一个连接到+5伏,则二极管变为正向偏置,并且它将进行.thus输出是逻辑高i.1。

如果两个输入端(两个二极管)都连接+ 5v电压,将处于正向偏置状态,这使得OR电路的输出设置为HIGH逻辑。

OR门的作用在数学上给出Z = X + Y,其中Z是OR门的输出,X, Y是输入。逻辑或门的真值表、逻辑图和电路图如下所示。

4.5.或

和门

由两个二极管设计的简单的AND门如下图所示。在这个电路中,驱动电压V通过电阻r连接到两个并联的二极管上,两个二极管给这个电路输入。

在此,逻辑高(1)由+5伏表示,逻辑低(0)由0伏或地表示。

在下面的电路中,两个输入没有连接,所以输出也是0,即逻辑低。

如果两个输入中的任何一个连接到+0伏,那么二极管成为反向偏置,它将不导通,使输出为低逻辑即0。

如果两个输入端(两个二极管)都连接+ 5v电压,两个二极管都处于正向偏置状态,使得AND电路的输出设置为HIGH逻辑。

和门的功能在数学上给出为z = x.y,其中z是z的输出,y是输入。逻辑和门的真实表和逻辑图和电路图如下所示。

6.7.和

和逻辑电路逻辑符号真值表

晶体管逻辑门

像二极管一样,晶体管也充当电子开关。我们也可以使用晶体管设计逻辑门。让我们看一下晶体管-made逻辑门。

非门

NOT门通常被称为逆变器。它产生了给定输入的确切反向输出。它只有一个输入和一个输出。NOT门的输出始终是其输入的补充。当低输入信号连接到NOT门的输入时,输出将高(逻辑1)。

类似地,如果高输入信号连接到输入,则输出将低(逻辑0)。不操作由“ - ”栏符号表示。如果NOT门的输入是x并输出是z,则不给出NOT门的操作作为z =x∈,称为x bar。

不不是

下面示出了通过使用晶体管设计的Not门。输入通过电阻将输入给出到晶体管的底部。并且该晶体管电路由+5伏电压驱动。

当输入连接到低电平信号0 V时,晶体管将是反向偏置的。所以没有电流会流过它,因此它仍然存在。由于没有电流通过晶体管,电阻器上不会有电压降。因此,输出将对应于+5伏,使输出逻辑高。

但如果+ 5v连接到输入,输出电压将变成0。晶体管设计的非门如下所示。

9.

通过使用晶体管可以设计两个门,它们是NAND门和NOR门。这些门被称为“通用门”。

与非门

NAND门具有执行3个操作,例如和,或不是。该门是非&栅极的组合。NAND门输出等于和门的倒数。

NAND门具有两个输入x和y,并且单个输出z。输入输入连接到连接到晶体管的二极管。NAND门电路由+5伏特驱动。

当两个输入连接到5V的电压电源时,二极管D1和D2都处于关闭状态。然后晶体管Q1能够通过电阻从电源电压驱动。因此,晶体管处于状态,输出电压VCE(SAT)变为0。

类似地,当将低电平电压施加到输入I. 0 V时,晶体管将关闭,输出电压变为+5 V.数学上NAND门表示为Z =(x.y)̅。

因此,只有当输入都高时,NAND门的输出才会变低。对于任何其他输入组合而变高。NAND门的真实表,逻辑符号和晶体管电路图如下所示。

10.11.与非

也不是门

NOR门是NOT gate和OR gate的组合。NOR门的输出等于OR门的倒数。NOR门有两个输入X和Y,一个输出Z。

设计的NOR门晶体管有两个n-p-n晶体管,在它的电压供应或+5伏。

当NOR门的输入都连接到0伏时,晶体管Q1和Q2处于OFF状态。因此,无电流流过电阻,电阻器中没有电压降。然后输出电压等于电源电压+5伏等。

如果输入的任何一个连接到+5V,则晶体管将处于状态。所以电压下降会很高。所以电路的输出电压将是0 V I.等于地电压。

数学上也不表示为z =(x + y)̅。

因此,只有当两个输入都很低时,与非门的输出才会变高。对于任何其他输入组合,它都变成LOW。NOR门的真值表、逻辑符号和晶体管电路图如下所示。

12.13.

也不

74系列逻辑IC

7400系列IC在20世纪60年代介绍。虽然逻辑门的许多其他IC正在使用中,但由于其简单的编号方案和标准,7400 TTL家族IC已变得最流行。下面给出了一些规格和主要功能。

逻辑IC.

通过使用双极晶体管技术制造74系列IC,因此它们被命名为TTL系列IC。(TTL表示晶体管 - 转移器逻辑)。7400 ICS将在电源供应+5伏,这成为多年来逻辑电路的标准电压电平,直至CMOS技术的演变。

这些是逻辑电路设计的广泛使用的IC系列。早些时候到这7400系列IC,我们有TTL系列芯片。摩托罗拉公司使用MTTL的名称推出了一个逻辑系列,这意味着摩托罗拉晶体管-Transistor逻辑。

其他研究人员和制造商也是如此,标志,飞兆半导体和国家半导体也推出了其他一些ICS。

有几个IC家族编号为74xx00。xx处的字母表示IC型号和规格。IC系列有74LS00、74HC00、74HCT00等不同型号。让我们看看每个IC系列的规格和用途。

74 ls系列

这是使用TTL电路的低功耗肖特基系列。它们的运行速度很快,但是比其他逻辑家族消耗更多的能量。

74 hc系列

该系列是高速CMOS系列。这些IC具有4000系列和74LS系列速度的低功耗功能的组合。

74HCT系列

这是74HC系列的非常特殊的版本。它有74Ls TTL兼容输入。因此,它可以轻松地与74LS系列界面。74HCT系列用作更换74LS系列,因为它们是低功率要求。

74HCT系列的缺点是它们对噪声的免疫力较差,即它们的噪声容忍度较低。

由于其静态灵敏度,74HC系列和74HCT系列中使用的CMOS电路。这意味着如果我们在充电时触摸IC的任何引脚,它会损坏IC。

下面列出了TTL和CMOS系列IC的前缀。

集成电路

下面给出了一些用于逻辑门设计的IC的IC

Quad 2输入门
  • 四路2输入与非门
  • 四路2输入非门,开路集电极输出
  • 四路2输入NOR门
  • 带集电极开路输出的四路2输入与非门
  • 74LS08 - 四分之一2输入和门
  • 74LS09 - Quad 2输入和具有开放收集器输出的栅极
  • 四路2输入或门
  • 带有Schmitt触发输入的四路2输入与非门
  • 四路2输入NOR门
  • 74LS26 - 四分之一2输入NAND门,OC(15V)
  • 74LS28 - Quad 2输入NAND门,具有OC(15V)
  • 74LS33 - 四分之一2输入,NOR门,开路收集器输出
  • 74LS38 - 四分之一2输入,NOR GATE,开路收集器输出
  • 74LS38 - 四分之一的2输入NAND门,开路收集器输出
三倍3输入门
  • 74 LS 10 - 三重3输入NAND
  • 74 LS 11 - 三重3输入和
  • 74ls12 -三重3-输入NAND与开路集电极输出
  • 74ls27 -三重3输入NOR
  • 三重3-输入和门,开路集电极输出
双4输入门
  • 74LS13 - 双4输入NAND SCHMITT触发器
  • 74l20 -双4输入NAND
  • 74ls 21 -双4输入和,开路集电极输出
  • 74LS22 - 双4输入NAND门,开路集电器输出
  • 双4输入与非门
  • 8输入与非门
十六进制不是盖茨
  • 74 LS 04 - 十六进制
  • 74 LS 05 - Hex不具有开放收集器输出
  • 74 LS 14 - HEX与SCHMITT触发输入
  • 74LS19 - NAND SCHMITT触发,图腾杆输出
  • 74LS23 - 2X四输入或带频闪
  • 74LS25 - 2X四输入或带频率
  • 74LS30 - 8输入NAND门
  • 74LS39 - 4x双输入NAND,开路采集器

留下一个回复

您的电子邮件地址不会被公开。必需的地方已做标记*